EP2S30F672I5N پیکربندی پیشرفته (EPC) دستگاه های مدارهای یکپارچه IC

دسته بندی:
مدارهای مجتمع ICS
قیمت:
Email us for details
روش پرداخت:
پی پال، TT، وسترن یونیون
مشخصات
کد تاریخ:
جدیدترین کد
حمل و نقل:
DHL/UPS/Fedex
شرایط:
جدید*اصلی
تضمین:
۳۶۵ روز
بدون سرب:
مطابقت با روش رو
زمان های سرب:
ارسال فوری
بسته بندی:
FBGA672
سبک نصب:
SMD/SMT
مقدمه
EP2S30F672I5N پیکربندی پیشرفته (EPC) دستگاه های مدارهای یکپارچه IC
آلتر | |
دسته بندی محصول: | دستگاه های پیکربندی پیشرفته |
RoHS: | جزئیات |
SMD/SMT | |
FBGA672 | |
برند: | دستگاه های تگزاس |
محصول: | دستگاه های پیکربندی پیشرفته |
نوع محصول: | دستگاه های پیکربندی پیشرفته |
زیر دسته: | PMIC - ICهای مدیریت برق |
نوع: | دستگاه های پیکربندی پیشرفته |
وزن واحد: | 0.001270 اونس |
ویژگی ها دستگاه های EPC ویژگی های زیر را ارائه می دهند:
■ راه حل پیکربندی تک تراشه ای برای Altera ACEX 1K، APEX 20K (از جمله APEX 20K، APEX 20KC،
و APEX 20KE) ، APEX II، Arria GX، Cyclone Cyclone II، FLEX 10K (از جمله FLEX 10KE و FLEX 10KA) ،
دستگاه های مرکوری، استراتیک II و استراتیک II GX
■ شامل حافظه فلش 4، 8 و 16 مگابایت برای ذخیره داده های پیکربندی
■ ویژگی کاهش فشرده سازی روی تراشه تقریبا دو برابر تراکم پیکربندی موثر است
کنترل کننده که در یک بسته تراشه ای واحد ترکیب شده است
■ رابط فلش خارجی از برنامه ریزی موازی فلش و دسترسی پردازنده خارجی به دستگاه های غیر استفاده شده پشتیبانی می کند
بخش هایی از حافظه
■ قابلیت محافظت از بلوک حافظه فلش یا بخش با استفاده از رابط فلش خارجی
■ پشتیبانی در دستگاه های EPC4 و EPC16
■ پشتیبانی از حالت صفحه برای پیکربندی مجدد از راه دور و محلی با حداکثر هشت پیکربندی برای کل سیستم
■ سازگار با ویژگی پیکربندی سیستم از راه دور سری Stratix■ پشتیبانی از حالت پیکربندی بایت گسترده
فرایندهای سریع و غیرفعال (FPP) با خروجی 8 بیتی در هر چرخه DCLK
■ پشتیبانی از پیکربندی همزمان واقعی n-bit (n = 1, 2, 4 و 8) از Altera FPGAs
زمان تنظیم مجدد قدرت (POR) 2 ms یا 100 ms قابل انتخاب
■ ساعت پیکربندی پشتیبانی از منبع ورودی قابل برنامه ریزی و سنتز فرکانس
■ پشتیبانی از چندین منبع ساعت با پیکربندی (اوسیلاتور داخلی و پین ورودی ساعت خارجی)
■ منبع ساعت خارجی با فرکانس ها تا 100 مگاهرتز ■ نوسانگر داخلی به طور پیش فرض به 10 مگاهرتز تنظیم می شود و می توانید
برنامه نوسان داخلی برای فرکانس های بالاتر از 33، 50 و 66 مگاهرتز
■ ترکیب ساعت با استفاده از شمارنده تقسیم قابل برنامه ریزی کاربر پشتیبانی می شود
■ در بسته های چهار پایه پلاستیکی 100 پین (PQFP) و بسته های 88 پین UltraFineLine BGA (UFBGA) موجود است
■ مهاجرت عمودی بین تمام دستگاه های پشتیبانی شده در بسته PQFP 100 پین
■ ولتاژ تغذیه 3.3 ولت (سیار و I/O)
■ سخت افزار سازگار با IEEE Std. 1532 برنامه ریزی در سیستم (ISP)
با استفاده از Jam Standard Test and Programming Language (STAPL)
■ پشتیبانی از اسکن JTAG
■ پین nINIT_CONF اجازه می دهد دستورات خصوصی JTAG برای شروع پیکربندی FPGA
■ مقاومت داخلی کشش روی پین nINIT_CONF همیشه فعال است
■ مقاومت های داخلی ضعیف در پین های nCS و OE که توسط کاربر برنامه ریزی می شوند
■ مقاومت های داخلی ضعیف در آدرس رابط فلش خارجی و خطوط کنترل، نگه داشتن اتوبوس در خطوط داده
■ حالت آماده با مصرف انرژی کاهش یافته

ارسال RFQ
ذخایر:
مقدار تولیدی:
1pcs