خونه > محصولات > مدارهای مجتمع ICS > ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

دسته بندی:
مدارهای مجتمع ICS
قیمت:
Email us for details
روش پرداخت:
پی پال، TT، وسترن یونیون
مشخصات
کد تاریخ:
جدیدترین کد
حمل و نقل:
DHL/UPS/Fedex
شرایط:
جدید*اصلی
تضمین:
۳۶۵ روز
بدون سرب:
مطابقت با روش رو
زمان های سرب:
ارسال فوری
بسته بندی:
SOIC-14
سبک نصب:
SMD/SMT
مقدمه

 

 

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL

Renesas Electronics
دسته بندی محصول: مدارهای نظارتی
RoHS: جزئیات
تسلسل دهنده ولتاژ
SOIC-14
-40 سانتيگراد
+ 85 C
ISL8700
ريل
نوار برش
برند: اينترسيل
ارتفاع: 1.5 میلی متر
طول: 8.65 میلی متر
حساس به رطوبت: آره
نوع محصول: مدارهای نظارتی
2500
زیر دسته: PMIC - ICهای مدیریت برق
عرض: 3.9 میلی متر
وزن واحد: 0.008501 اونس

 

 

ISL 8700، ISL8701، ISL.8702 خانواده از IC فراهم می کند چهار
تاخیر تنظیم قابل ترتیب خروجی در حالی که نظارت بر یک
ولتاژ ورودی همه با حداقل اجزای خارجی
DSP، FPGA، μP و زیرسیستم های مختلف با عملکرد بالا
نیاز به توالی قدرت ورودی برای عملکرد مناسب در
قدرت اولیه و ISL.870x این تابع را در حالی که
نظارت بر ولتاژ توزیع شده برای ولتاژ بالا و پایین
انطباق
ISL 8700 و ISL 8701 بر روی +2.5V تا +24V کار می کنند
محدوده ولتاژ اسمی، در حالی که ISL8702 بیش از
هر سه دستگاه دارای ولتاژ نامی از 2.5V تا 12V هستند.
زمان تنظیم شده توسط کاربر از مطابقت ولتاژ UV و OV به
شروع توالی از طریق یک خازن خارجی زمانی که در شروع خودکار
حالت و تاخیر زمان قابل تنظیم برای ENABLE بعدی
سیگنال خروجی از طریق مقاومت های خارجی.
علاوه بر این، ISL 8702 یک ورودی برای توالی فراهم می کند
کار کردن در حالت روشن و خاموش (SEQ_ EN) و برای پنجره ولتاژ
گزارش انطباق (FAULT) در محدوده 2.5V تا 12V
محدوده ولتاژ
به راحتی برای بیش از 4 سیگنال دنباله دار زنجیره ای می شود.
به طور کلی ISL870x این ویژگی های قابل تنظیم را ارائه می دهد
با حداقل BOM خارجی.
اجرا.

 

 

ویژگی ها
● تاخیر قابل تنظیم برای سیگنال فعال بعدی
● تاخیر قابل تنظیم برای شروع اتوماتیک توالی
● نظارت بر ولتاژ توزیع قابل تنظیم
● کم ولتاژ و فوق ولتاژ قابل تنظیم به حالت خودکار
توالی شروع
●I/0 گزینه ها
ENABLE (ISL8700، ISL 8702) و ENABLE# (ISL 8701)
SEQ_ EN (ISL8702)
●خروج خطای تطابق ولتاژ
●Pb-free (مطابق با RoHS)

 

درخواست ها
● توالی منبع برق
● عملکرد زمان بندی سیستم

 

 

 

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

 

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

 

توضیحات عملکردی
ISL 870x خانواده از IC فراهم می کند چهار تاخیر تنظیم
خروجی های دنباله دار در حالی که نظارت بر یک ولتاژ توزیع شده واحد
در محدوده نامی از 25V تا 24V برای هر دو زیر و زیر
تنها زمانی که ولتاژ مطابق باشد
ISL 870x از قبل برنامه ریزی شده A-B-C-D دنباله از
خروجی های ENABLE (ISL8700، ISL8702) یا ENABLE# (ISL 8701).
اگر چه این IC دارای یک محدوده انحراف از 2.5V به 24V (12V برای
ISL8702) می تواند هر ولتاژ > 1.22V را از طریق
تقسیم کننده اگر ولتاژ تعصب مناسب در غیر این صورت فراهم شود.
در طول استفاده از ولتاژ تعصب اولیه (VIN) ، ISL 8700
ISL8702 خروجی ENABLE زمانی که VIN = 1V باشد کم نگه داشته می شود در حالی که
خروجی های ISL8701 ENABLE# به دنبال افزایش VIN هستند.
VIN > حد بازنشستگی قدرت VBIAS (POR) 2.0V، VIN
به طور مداوم برای انطباق از طریق ولتاژ ورودی نظارت می شود
تقسیم کننده مقاومت و ولتاژ بر روی پین های UV و OV و
گزارش شده توسط خروجی نقص.
تولید ریل ولتاژ 3.5 و 1.17V + 5٪ برای استفاده در داخل
یک بار VIN > POR. یک بار UV > 1.22V و با پین SEQ_ EN
بالا یا باز، توالی خودکار چهار ENABLE
(ENABL E#) خروجی شروع به عنوان پین زمان شارژ extemal خود را
خازن با منبع جریان 2.6μA. ولتاژ بر روی زمان است
در مقایسه با مقایسۀ مرجع درونی (VτIME VTH)
ورودی و هنگامی که بزرگتر از VτIME VTH ISL8700، ISL8702
ENABLE_ A از طریق یک کشش فوقانی آزاد می شود تا بالا برود

مقاومت یا یک کشش بالا در یک تبدیل DC/DC در ورودی فعال
در مقابل، خروجی ENABL E#_ _A در
این بار در یک ISL 8701.
خازن خارجي است تا اطمینان از مطابقت ولتاژ مداوم
در حدود برنامه ریزی شده، به عنوان در طول این زمان هر OV یا UV
حالت متوقف خواهد شد روند راه اندازی.
بعد از اینکه VτIME_ VTH برآورده شد، تخلیه می شود.
هنگامی که ENABLE_ A فعال است (یا آزاد بالا در
ISL8700، ISL 8702 یا پایین کشیده شده بر روی ISL8701) ، یک شمارنده است
شروع و با استفاده از مقاومت در TB به عنوان یک جزء زمان بندی، یک
تاخیر قبل از فعال شدن ENABLE_ _B ایجاد می شود. در این زمان،
شمارنده دوباره با استفاده از مقاومت در TC به عنوان زمان بندی خود را شروع می شود
جزء برای یک تاخیر زمان بندی شده جداگانه تا زمانی که ENABLE_ _C
این فرآیند برای مقاومت در TD تکرار می شود تا
به ترتیب A-B-C-D ENABLE را تکمیل کنید یا
در هر زمان در طول توالی اگر یک OV یا
رویداد UV ثبت شده است، تمام چهار خروجی ENABL.E
فوراً به حالت ریستشون برگردن، ISL کم شده8700,
ISL8702 و بالا برای ISL8701.
پس از شروع ریمپ-اپ تخلیه می شود و بنابراین در انتظار
و بعد از اتمام تسلسل،
هر رویداد UV یا OV ثبت شده بعد از آن باعث ایجاد یک
تنظیم مجدد فوری و همزمان تمام ENABL.E یا ENABLE#
خروجی ها

 

 

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

 

ISL8700IBZ-T مدارهای نظارتی ADJ QD SEQNCR 14N W/ANNEAL مدارهای یکپارچه IC

 

ارسال RFQ
ذخایر:
مقدار تولیدی:
1pcs