LV810FILFT ساعت رانندگان و توزیع BUFFER/CLOCK DRIVER مدارهای یکپارچه IC

LV810FILFT,LV810FILFT IC های مدار یکپارچه,مدارهای یکپارچه ساعت راننده IC
,LV810FILFT Integrated Circuits ICs
,Clock Driver Integrated Circuits ICs
LV810FILFT ساعت رانندگان و توزیع BUFFER/CLOCK DRIVER مدارهای یکپارچه IC
IDT | |
دسته بندی محصول: | رانندگان ساعت و توزیع |
RoHS: | جزئیات |
SSOP-20 | |
LV810 | |
ريل | |
نوار برش | |
موس ریل | |
برند: | IDT |
ارتفاع: | 1.73 میلی متر |
طول: | 7.2 میلی متر |
روش نصب: | SMD/SMT |
محصول: | رانندگان ساعت |
نوع محصول: | رانندگان ساعت و توزیع |
زیر دسته: | IC های ساعت و تایمر |
عرض: | 5.3 میلی متر |
قسمت # نام مستعار: | LV810 |
وزن واحد: | 0.016000 اونس |
توضیحات
ICSLV810 یک انحراف پایین 1.5 ولت به 2.5 ولت، 1:10
این دستگاه به طور خاص برای داده ها طراحی شده است
مدیریت ساعت ارتباطات.
یک خط ورودی واحد کاهش بار بر روی ساعت ورودی.
خروجی های سطح TTL باعث کاهش سطح سر و صدا در بخش می شود.
برنامه های کاربردی ساعت و توزیع سیگنال هستند.
ویژگی ها
● بسته بندی شده در 20 پین QSOP/SSOP
● تقسیم 1:10 به بیرون بافر
●حداقل انحراف بین خروجی بسته های مختلف
0.75 ns
● حداکثر تاخیر گسترش 3.8 ns
● ولتاژ کار 1.5V تا 2.5V در بانک A
● ولتاژ کار 1.5V تا 2.5V در بانک های B و C
● فرآیند CMOS پیشرفته و کم مصرف
● محدوده دمای صنعتی -40°C تا +85°C
●3.3 ولتاژ ورودی قابل تحمل زمانی که VDDA=2.5V
● بسته بندی بدون سرب
توضیحات
ICSLV810 یک انحراف پایین 1.5 ولت به 2.5 ولت، 1:10
این دستگاه به طور خاص برای داده ها طراحی شده است
مدیریت ساعت ارتباطات.
یک خط ورودی واحد کاهش بار بر روی ساعت ورودی.
خروجی های سطح TTL باعث کاهش سطح سر و صدا در بخش می شود.
برنامه های کاربردی ساعت و توزیع سیگنال هستند.
ویژگی ها
● بسته بندی شده در 20 پین QSOP/SSOP
● تقسیم 1:10 به بیرون بافر
●حداقل انحراف بین خروجی بسته های مختلف
0.75 ns
● حداکثر تاخیر گسترش 3.8 ns
● ولتاژ کار 1.5V تا 2.5V در بانک A
● ولتاژ کار 1.5V تا 2.5V در بانک های B و C
● فرآیند CMOS پیشرفته و کم مصرف
● محدوده دمای صنعتی -40°C تا +85°C
●3.3 ولتاژ ورودی قابل تحمل زمانی که VDDA=2.5V
● بسته بندی بدون سرب
اجزای خارجی
ICSLV810 نیاز به حداقل تعداد
قطعات برای عملکرد مناسب.
کانپسیتورهای جدا کننده
خازن های جدا کننده 0.01μF باید متصل شوند.
بین VDD و GND، تا جایی که ممکن است به این پین ها نزدیک شوند.
برای عملکرد دستگاه بهینه، خازن های جدا کننده
باید در سمت قطعات PCB نصب شود.
از استفاده از ویاس ها در مدار جدا کننده اجتناب کنید.
مقاومت پایان سری
هنگامی که ردیابی PCB بین خروجی ساعت و
بار بیش از 1 اینچ، پایان سری باید استفاده شود.
سری 502 را به پایان می رسانند (یک ردیابی که معمولا استفاده می شود)
مقاومت) یک مقاومت 33Q2 را در سری با خط ساعت قرار دهید،
به عنوان نزدیک به پن خروجی ساعت به عنوان ممکن است.
مقاومت خروجی ساعت 202 است
توصیه های طرح بندی PCB
برای عملکرد بهینه دستگاه و پایین ترین مرحله خروجی
باید دستورالعمل های زیر را رعایت کنید.
1) خازن های جدا کننده 0.01μF باید روی
سمت قطعات صفحه به نزدیک ترین پین های VDD
تا جایی که ممکن است.
جدا کردن خازن ها و پین های VDD. ردیابی PCB به VDD
پین باید به عنوان کوتاه به عنوان ممکن است نگه داشته شود، به عنوان PCB باید
به زمین میرسونه
2) برای به حداقل رساندن EMI مقاومت پایان سری 332، اگر
باید نزدیک خروجی ساعت قرار داده شود.