9ZML1233EKILF Clock Buffer 9ZML1233E DB1200ZL MUX DERIV +WRTLK مدارهای یکپارچه IC

9ZML1233EKILF,9ZML1233EKILF IC Clock Buffer,مدارهای یکپارچه ی Clock Buffer IC
,9ZML1233EKILF Clock Buffer IC
,Clock Buffer Integrated Circuits ICs
9ZML1233EKILF Clock Buffer 9ZML1233E DB1200ZL MUX DERIV +WRTLK
IDT | |
دسته بندی محصول: | بافر ساعت |
RoHS: | جزئیات |
12 تولید | |
3.6 ns | |
HCSL | |
VFQFPN-72 | |
تفاوت | |
۴۰۰ مگاهرتز | |
3.135 ولت | |
3.465 ولت | |
9ZML1233 | |
-40 سانتيگراد | |
+ 85 C | |
برند: | IDT |
چرخه کار - حداکثر: | 55 درصد |
ارتفاع: | 1 میلی متر |
طول: | 10 میلی متر |
حساس به رطوبت: | آره |
روش نصب: | SMD/SMT |
جریان تغذیه کار: | 22 mA |
بسته بندی: | سینی |
محصول: | بافرهای ساعت |
نوع محصول: | بافرهای ساعت |
زیر دسته بندی: | IC های ساعت و تایمر |
نوع: | سر و صدای فاز پایین |
عرض: | 10 میلی متر |
وزن واحد: | 2.425891 اونس |
توضیحات
9ZML1233E/9ZML1253E نسل دوم ديرويد DB1200ZL با عملکرد بهبود يافته است.
قطعات، ارتقاء قابل تطابق با پین 9ZML1232B هستند، در حالی که فاز جیتر بسیار بهبود یافته را ارائه می دهند.
عملکرد: یک بازخورد خارجی ثابت باعث می شود که برای کاربردهای QPI/UPI حیاتی حرکت کم داشته باشد، در حالیکه هر ورودی
کانال دارای نرم افزاری قابل تنظیم تاخیر ورودی به خروجی است تا مدیریت تاخیر حمل و نقل را برای بیشتر
9ZML1233E و 9ZML1253E دارای یک SMBus Write Lockout pin برای افزایش
امنیت دستگاه و سیستم
ویژگی ها
▪ ویژگی قفل نوشتن SMBus؛ امنیت سیستم را افزایش می دهد
▪ 2 خط تاخیر ورودی به خروجی قابل تنظیم با نرم افزار؛ مدیریت تاخیر انتقال برای توپولوژی های پیچیده
▪ خروجی LP-HCSL؛ حذف 24 مقاومت، صرفه جویی در 41mm2 از منطقه ((1233E)
▪ خروجی LP-HCSL با 85Ω Zout؛ حذف 48 مقاومت، صرفه جویی در 82mm2 از منطقه (1253E)
▪ 12 پین OE#؛ کنترل سخت افزاری هر خروجی
▪ 3 آدرس SMBus قابل انتخاب؛ چندین دستگاه می توانند همان بخش SMBus را به اشتراک بگذارند
▪ پهنای باند PLL قابل انتخاب؛ به حداقل رساندن JITTER در اوج توپولوژی های PLL بالا
▪ کنترل سخت افزاری/SMBus از پهنای باند PLL و دور زدن؛ تغییر حالت بدون چرخه قدرت
▪ طیف گسترده سازگار؛ مسیرهای پخش ساعت ورودی برای کاهش EMI
▪ حالت PLL 100MHz؛ پشتیبانی UPI
▪ بسته 10 × 10 میلیمتر 72-VFQFPN؛ اثر کوچک بر روی تخته
معماری های ساعت PCIe
▪ ساعت مشترک (CC)
▪ مرجع مستقل (IR) با و بدون طیف گسترده
کاربردهای معمول
▪ خدمتکاران
▪ ذخیره سازی
▪ شبکه های اجتماعی
▪ ویژگی های خروجی SSD
▪ 12 جفت خروجی HCSL با قدرت کم (LP) (1233E)
▪ 12 جفت خروجی HCSL با قدرت کم (LP) با 85Ω Zout (1253E)
مشخصات کلیدی
▪ تحریک چرخه به چرخه < 50ps
▪ انحراف خروجی به خروجی < 50ps
▪ تاخیر ورودی به خروجی: 0ps پیش فرض
▪ تغییرات تاخیر ورودی به خروجی < 50ps
▪ تحریک فاز: PCIe Gen4 < 0.5ps rms
▪ تحریک فاز: UPI > 9.6GB/s < 0.1ps rms
▪ تحریک فاز: IF-UPI < 1.0ps rms